人物經(jīng)歷
1968年本科畢業(yè)于哈爾濱軍事工程學(xué)院電子工程專業(yè);
1968年--1979年 貴州083基地做研究開發(fā);
1981年獲西北電訊工程學(xué)院電路、信號(hào)與系統(tǒng)學(xué)科碩士;
1986年赴美邁阿密大學(xué)電氣工程系訪問學(xué)者兩年;
1999年赴美國(guó)北卡州立大學(xué)作訪問教授。
1989年至今西電電路CAD研究所教授/博導(dǎo)。
研究方向
"電路與系統(tǒng)"博士點(diǎn)/碩士點(diǎn):
1.高速互連設(shè)計(jì)及信號(hào)完整性分析;
2. 數(shù)字視覺技術(shù)與系統(tǒng)集成設(shè)計(jì);
3. 電子EDA技術(shù)及軟件。
主要貢獻(xiàn)
[1]. 李玉山編著,計(jì)算機(jī)視覺技術(shù),西安電子科技大學(xué)內(nèi)部出版, 1998。
[2]. 李玉山主編,電子設(shè)計(jì)交換格式EDIF(中國(guó)電子行業(yè)標(biāo)準(zhǔn),標(biāo)準(zhǔn)號(hào)SJ20609-96),中國(guó)電子技術(shù)標(biāo)準(zhǔn)化研究所出版,電子工業(yè)部1996年8月頒布,1997年1月實(shí)施。
[3]. 李玉山主編,電子設(shè)計(jì)硬件描述語(yǔ)言VHDL(中國(guó)電子行業(yè)標(biāo)準(zhǔn),標(biāo)準(zhǔn)號(hào)SJ20777-2000),中國(guó)電子技術(shù)標(biāo)準(zhǔn)化研究所出版,信息產(chǎn)業(yè)部2000年10月頒布,2000年10月實(shí)施。
[4]. 李玉山主編,印制電路板版圖數(shù)據(jù)格式Gerber(中國(guó)電子行業(yè)標(biāo)準(zhǔn),標(biāo)準(zhǔn)號(hào)SJ20776-2000),中國(guó)電子技術(shù)標(biāo)準(zhǔn)化研究所出版,信息產(chǎn)業(yè)部2000年10月頒布,2000年10月實(shí)施。
[5]. 李玉山,賈新章編著,電子CAD技術(shù)基礎(chǔ),西安電子科技大學(xué)出版社,1994 。
[6]. 李玉山,來新泉編著,電子系統(tǒng)及專用集成電路CAD技術(shù),西安電子科技大學(xué)出版社,1997。
[7]. 李玉山,來新泉編著,電子系統(tǒng)集成設(shè)計(jì)技術(shù),電子工業(yè)出版社,2002.10。
[8]. 李玉山,李麗平等譯,信號(hào)完整性分析,電子工業(yè)出版社,2005.4 (原著:Eric Bogatin. Signal Integrity-Simplified. Prentice Hall, 2004)。
[9]. 李玉山編著,數(shù)字視覺視頻技術(shù),西安電子科技大學(xué)出版社,2006.1。
[10]. 李玉山,來新泉編著,電子系統(tǒng)集成設(shè)計(jì)導(dǎo)論,西安電子科技大學(xué)出版社,2008.8。
[11]. 李玉山,蔣冬初等譯,數(shù)字信號(hào)完整性:互連、封裝的建模與仿真,機(jī)械工業(yè) 出版社,2009.1(原著:B.Young, Digital Signal Integrity: Modeling and Simulation with Interconnect and Packages, Prentice Hall, 2001)。
[12]. 李玉山,潘 健等譯,高速系統(tǒng)——抖動(dòng)、噪聲與信號(hào)完整性,電子工業(yè)出版社,2009.7(原著:Mike P. Li, Jitter, Noise and Signal Integrity at High Speed, Prentice Hall, 2007)。
[13]. 李玉山,張木水等譯,芯片及系統(tǒng)中的電源完整性建模與設(shè)計(jì),電子工業(yè)出版 社,2009.8(原著:M.Swaminathan, E. Enginet, Power Integrity Modeling and Design for Semiconductors and Systems,Prentice Hall, 2007)。
[14]. 張木水,李玉山編著,信號(hào)完整性分析與設(shè)計(jì),電子工業(yè)出版社,2010.4。
[15]. 辛維平,李玉山等譯,納米CMOS電路和物理設(shè)計(jì), 機(jī)械工業(yè)出版社,2011.4(原著:Ban P. Wong,Anurag Mittal,Yu Cao,Greg Starr,Nano-CMOS Circuit and Physical Design,John Wiley & Sons, 2005)。
[16]. 李玉山,初秀琴、路建民等譯,高速信令:抖動(dòng)的建模、分析及預(yù)算,電子工業(yè)出版社,2014(原著:K. S. Oh, X.-C. Yuan,High-Speed Signaling: Jitter Modeling, Analysis, and Budgeting,Prentice Hall,2011)。
[17]. 李玉山,劉 洋等譯,信號(hào)完整性與電源完整性分析,電子工業(yè)出版社,2015(原著:Eric Bogatin.Signal and Power Integrity-Simplified.Prentice Hall,2010)