簡介
夏銀水,男,1963年出生,寧波大學研究員,研究員,博士生導師,IEEE會員、中國電子學會高級會員。
主要簡歷
1980.9-1984.7:杭州大學物理系學習,獲學士學位
1988.9-1991.7:杭州大學電子工程系學習,獲碩士學位
2000.4-2003.3:英國Napier 大學學習,獲博士學位
1984.9-1997.11:在寧波師范學院物理系從事教學和科研工作,先后任助教/講師,擔任系副主任。
1997.11-1999.9:在寧波大學物理系從事教學和科研工作,副教授/物理系副主任。
1999.10-2000.3:在英國London大學訪問研究。
2000.4-2005.4:在英國Napier大學從事科研工作。
2005.5-2005.12:在寧波大學信息學院從事教學和科研工作,研究員。
2006.1-2007.5: 在寧波大學信息學院從事教學和科研工作,研究員/副院長。
2007.6-2012.10:在寧波大學信息學院從事科研工作,研究員。
2012.12-至今:擔任寧波大學信息科學與工程學院院長。
研究方向
集成電路設計自動化,低功耗集成電路設計,量子邏輯電路設計研究。研究
研究成果
2011年獲浙江省科技進步二等獎1項、2006年浙江省科技進步三等獎1項,2004年寧波市科學技術進步三等獎1項,2003年獲英國Scottish Executive SMART 獎1項。在國際和國內高級學術刊物或重要際會議上發(fā)表學術論文80多篇,其中被SCI/EI/ISTP檢索的論文有40多篇。申請國家發(fā)明專利多項。
代表性論文:
Y Xia, Z Chu, W Hung, L Wang and X Song,An Integrated Optimization Approach for Nanohybrid Circuit Cell Mapping,IEEE Trans. On Nanotechnology, Vol.10, NO.6, 1275-1284, 2011
Y Xia and A E A Almaini, Low power differential edge-triggered flip-flop based on clock gating, Electronics Letters, Vol. 38, No.1, pp. 9-11, 2002.
Y Xia and A E A Almaini, Genetic algorithm based state assignment of finite state machines targeting low power design, IEE Proceedings-Computer and Digital Techniques, Vol. 149, No.4, 128-134, 2002
Y Xia etal. " Novel synthesis and optimization of multi-level mixed polarity Reed-Muller functions, Journal of Computer Science and Technology,Vol.20, No.6,2005.12
Y Xia etal. A novel multiple-valued CMOS flip-flop employing multiple-valued clock,Journal of Computer Science and Technology,Vol.20,No.3,2005.5
Y Xia etal. Power minimization of FPRM functions based on polarity conversion,Journal of Computer Science and Technology,Vol.18,No.2,2003.3
Y Xia, F Sun etal. A detection method for logic functions suitable for dual-logic synthesis,Progress in Natural Science,Vol.19,No.10, 2009
Y Xia and X Wu, Design of nMOS quaternary flip-flops and their applications. J. Of Electronics, Vol.15, No.4, 347-356,1998.
夏銀水,吳訓威, 多值時鐘與多拍多值并列式觸發(fā)器,電子學報, Vol.25, No.8, 52-54, 1997
Y Xia, X Wu and A E A Almaini, Genetic algorithm based finite state machine optimization, J. Of Electronics,2003