簡介
謝倫國,男,1947年生,湖南隆回人,國防科學(xué)技術(shù)大學(xué)計算機學(xué)院教授,博士生導(dǎo)師,湖南省普通高等學(xué)校中青年骨干教師,中國計算機學(xué)會信息存儲技術(shù)專業(yè)委員會委員。
主要研究領(lǐng)域為
高性能計算機、微處理器體系結(jié)構(gòu)。
譯著
《并行計算機互連網(wǎng)絡(luò)技術(shù)》,電子工業(yè)出版社,2004-4-1
主要論著
一種異構(gòu)多核處理器的并行流存儲結(jié)構(gòu),《電子學(xué)報》2009年 第2期
一種基于目錄的軟件事務(wù)性內(nèi)存實現(xiàn)算法,《計算機研究與發(fā)展》2008年 第9期
基于目錄的Cache一致性協(xié)議的可擴展性研究,《計算機工程與科學(xué)》2008年 第6期
EPIC微體系結(jié)構(gòu)的存儲級并行執(zhí)行模型的研究,《計算機學(xué)報》2007年第1期
基于硬件虛擬接口結(jié)構(gòu)的系統(tǒng)域網(wǎng)絡(luò)設(shè)計,《計算機學(xué)報》2006年第3期
一種基于人工神經(jīng)元網(wǎng)絡(luò)的條件分支預(yù)測算法,《華中科技大學(xué)學(xué)報:自然科學(xué)版》2005年 第z1期
共享存儲多處理機目錄組織技術(shù)研究,《計算機應(yīng)用》2004年第9期
HVIA: 基于硬件的虛擬接口結(jié)構(gòu),《計算機工程與科學(xué)》2002年第3期
一種高效SMP Cache一致性協(xié)議及其實現(xiàn)技術(shù)的研究,《計算機工程與應(yīng)用》2001年17期
一種硬件預(yù)取機構(gòu)及其對系統(tǒng)影響的研究,《計算機工程與科學(xué)》2001年23卷6期-70-72頁
一種高效SMP Cache一致性協(xié)議及其實現(xiàn)技術(shù)的研究,《計算機工程與應(yīng)用》2001年37卷17期-86-88頁
一種硬件預(yù)取機構(gòu)及其對系統(tǒng)影響的研究,《計算機工程與科學(xué)》2001年23卷6期-70-72頁
一個工作負載驅(qū)動并行結(jié)構(gòu)模擬器的設(shè)計與實現(xiàn),《計算機工程》1999年25卷12期-41-42頁
一種基于二叉樹的Cache一致性目錄方法,《計算機工程與科學(xué)》1998年20卷2期-13-17頁
存儲體周期時間分析,《計算機工程與科學(xué)》1996年18卷4期-60-65頁
NEC SX—3/SX—X超級計算機硬件技術(shù)和系統(tǒng)結(jié)構(gòu),《計算機工程與科學(xué)》1991年2期-48-54頁
專利
一種用于并行計算機系統(tǒng)的帶外診斷測試接口及測試方法,2008-05-21
目錄協(xié)議對多處理器結(jié)點內(nèi)臟數(shù)據(jù)共享的支持方法,2005-09-07