簡(jiǎn)介
謝應(yīng)科,男,1971年生,博士,中國(guó)科學(xué)院計(jì)算技術(shù)研究所系統(tǒng)結(jié)構(gòu)部副研究員,中國(guó)科學(xué)院研究生院副教授,碩士生導(dǎo)師。
主要研究方向
計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)、空間環(huán)境的系統(tǒng)設(shè)計(jì)方法、面向網(wǎng)絡(luò)應(yīng)用的系統(tǒng)設(shè)計(jì)、信號(hào)處理的優(yōu)化方法等
主要經(jīng)歷
u2022 2006年5月起聘為中國(guó)科學(xué)院研究生院副教授;
u2022 2002年9月起為中國(guó)科學(xué)院計(jì)算技術(shù)研究所副研究員;
u2022 2000年9月起在中國(guó)科學(xué)院計(jì)算技術(shù)研究所工作;
u2022 1997年9月到2000年7月在中國(guó)科學(xué)院計(jì)算技術(shù)研究獲博士學(xué)位;
u2022 1994年9月到1997年3月在北京工業(yè)大學(xué)計(jì)算機(jī)學(xué)院獲碩士學(xué)位;
u2022 1990年9月到1994年7月在江西師范大學(xué)計(jì)算機(jī)系獲學(xué)士學(xué)位。
研究方向介紹
1、計(jì)算機(jī)系統(tǒng)結(jié)構(gòu):
通過采用并行處理的方式,研究合成孔徑雷達(dá)成像系統(tǒng)中各種層次的并行性,包括并行/分布處理及高性能計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)、高速互連網(wǎng)絡(luò)、多處理器處理器結(jié)構(gòu)等。目前研究工作分為2個(gè)方面:一是成像系統(tǒng)結(jié)構(gòu)的研究,包括多處理器的并行處理技術(shù)、多子系統(tǒng)的互連技術(shù)等,另一方面是處理器的系統(tǒng)結(jié)構(gòu)研究,包括針對(duì)合成孔徑雷達(dá)成像算法的處理器系統(tǒng)結(jié)構(gòu)研究。
2、數(shù)字信號(hào)處理:
數(shù)字信號(hào)處理(DSP)是以數(shù)字形式研究對(duì)信號(hào)進(jìn)行采集、變換、濾波、估值、增強(qiáng)、壓縮、識(shí)別等處理的學(xué)科。在近30年來,數(shù)字信號(hào)處理的理論和方法都獲得了很大的進(jìn)展,其應(yīng)用范圍遍及信號(hào)處理、通信、雷達(dá)等許多領(lǐng)域,目前本人的研究主要面向合成孔徑雷達(dá)、通信應(yīng)用。
3、空間環(huán)境計(jì)算機(jī)系統(tǒng)結(jié)構(gòu):
面向空間環(huán)境的系統(tǒng)設(shè)計(jì)方法,抗惡劣環(huán)境計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
4、網(wǎng)絡(luò)應(yīng)用:
研究高速以太網(wǎng)捕獲、分析、處理技術(shù)。
研究成果及獲獎(jiǎng)情況
參加了國(guó)家自然科學(xué)基金重大項(xiàng)目并行處理與面向地學(xué)分析的高分辨率實(shí)時(shí)成像(項(xiàng)目號(hào):69896250)的研究工作。2002年3月起,參加總裝備部“高分辨率合成孔徑雷達(dá)關(guān)鍵技術(shù)(星載SAR實(shí)時(shí)成像處理技術(shù))”預(yù)研項(xiàng)目,負(fù)責(zé)設(shè)計(jì)和開發(fā)適合星載SAR實(shí)時(shí)成像的處理子系統(tǒng),運(yùn)算部件采用高性能DSP處理器,目前已經(jīng)完成了設(shè)計(jì)工作。2001年10月起,負(fù)責(zé)計(jì)算所領(lǐng)域前沿青年基金項(xiàng)目“高速FFT處理器的研究”(20016280-2),完成了一個(gè)高速FFT處理器原型系統(tǒng)設(shè)計(jì)。
在研項(xiàng)目
973計(jì)劃《下一代互聯(lián)網(wǎng)信息存儲(chǔ)的組織模式和核心技術(shù)研究》子課題“下一代網(wǎng)絡(luò)存儲(chǔ)的高速通道”。
下一代互聯(lián)網(wǎng)主干網(wǎng)絡(luò)監(jiān)測(cè)分析系統(tǒng),國(guó)家CNGI,負(fù)責(zé)硬件部分的研制工作。
一體化安全管理技術(shù)和系統(tǒng),863項(xiàng)目,負(fù)責(zé)高速骨干網(wǎng)絡(luò)流量處理系統(tǒng)部分。
完成項(xiàng)目
國(guó)家自然科學(xué)基金項(xiàng)目《SAR實(shí)時(shí)成像專用處理器系統(tǒng)結(jié)構(gòu)和SoC設(shè)計(jì)方法研究》,為項(xiàng)目負(fù)責(zé)人。
國(guó)家自然科學(xué)基金重點(diǎn)項(xiàng)目《并行處理與面向地學(xué)分析的高分辨率實(shí)時(shí)成像》,負(fù)責(zé)硬件處理系統(tǒng)研制。
專利:
1、一種多處理機(jī)通信裝置和通信方法。申請(qǐng)?zhí)枺?00410000825.X
2、基4和混合基(4+2)FFT處理器地址映射方法和系統(tǒng),專利號(hào):ZL02152484.X
3、具有大容量存儲(chǔ)器的數(shù)據(jù)流處理板,專利號(hào):ZL01131694.2
主要論著
SAR高分辨率實(shí)時(shí)成像系統(tǒng)存儲(chǔ)結(jié)構(gòu)研究,2000年中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所)博士論文
基于FPGA的萬兆流量并行實(shí)時(shí)處理系統(tǒng)研究,《計(jì)算機(jī)研究與發(fā)展》2009年 第2期
多核架構(gòu)下實(shí)時(shí)IP流測(cè)量的硬件加速方法,《通信學(xué)報(bào)》2008年 第12期
GPS微弱信號(hào)C/A碼捕獲的最佳路徑搜索算法,《計(jì)算機(jī)研究與發(fā)展》2008年 第8期
q×2m的高速FFT處理器設(shè)計(jì),《計(jì)算機(jī)研究與發(fā)展》2008年 第8期
一種高速定點(diǎn)FFT處理器的設(shè)計(jì)與實(shí)現(xiàn),《計(jì)算機(jī)工程》2005年 第11期
嵌入式異構(gòu)多處理器系統(tǒng)中的通信實(shí)現(xiàn),《計(jì)算機(jī)應(yīng)用研究》2005年 第2期
數(shù)據(jù)全并行FFT處理器的設(shè)計(jì),《計(jì)算機(jī)研究與發(fā)展》2004年 第6期
基2×2FFT的地址映射算法, 《計(jì)算機(jī)學(xué)報(bào)》2000年 第10期
實(shí)時(shí)SAR成像系統(tǒng)中矩陣轉(zhuǎn)置的設(shè)計(jì)和實(shí)現(xiàn),《計(jì)算機(jī)研究與發(fā)展》2003年 第1期
A Parallel Conflict-free Memory Accessing for FFT Algorithm. Proceedings 3rd workshop on Advanced